欢迎光临小豌豆知识网!
当前位置:首页 > 电学技术 > 电通讯技术> 一种新的电影服务器控制显示系统独创技术8700字

一种新的电影服务器控制显示系统

2021-02-08 15:32:13

一种新的电影服务器控制显示系统

  技术领域

  本发明涉及电影服务器控制显示系统技术领域,具体是一种新的电影服务器控制显示系统。

  背景技术

  普通的电影服务器是投影模式,灰度很难达到12bit,视频播放效果无法达到很高的品质,并且服务器不好做后期维护,一旦投射头坏了要整个更换,耗时且维护成本高。

  发明内容

  本发明的目的在于提供一种新的电影服务器控制显示系统,以解决普通的电影服务器是投影模式,灰度很难达到12bit,视频播放效果无法达到很高的品质,并且服务器不好做后期维护,一旦投射头坏了要整个更换,耗时且维护成本高的问题。

  为实现上述目的,本发明提供如下技术方案:一种新的电影服务器控制显示系统,包括发送端和接收端,所述发送端包括接收及转换前端X'Y'Z'信号模块,DDR信号分割处理模块、12bit升16bit模块以及SFP传输模块,所述接收端包括SFP接收模块、信号处理模块、接收卡模块以及箱体(LED屏);

  所述发送端还包括FPGA、DDR、数据转换模块、及光纤接口模块,所述FPGA中包括多个BANK,其中,一个BANK中包括多组SerDes,并且每组SerDes包括两个引脚,每个SerDes引脚的传输速率不小于16.3Gb/s;

  所述接收端还包括箱体、连接板,所述箱体包括接收卡与级联模组,所述连接板包括光纤接口模块与进行信号数据处理的DDR。

  进一步的,前端50G的数据,DDR通过2400MHz 64bit的参数进行存取,分成16组数据以156MHz 32bit参数发送到接收端。

  进一步的,DDR时钟电路,基础时钟100MHz,通过倍频的方式可达到2400MHz。

  进一步的,所述发送端通过8通道SerDes接收服务器下发的4K 120Hz视频数据到FPGA,FPGA接收到50Gbps的视频数据后通过数据转换模块,再输送至DDR4缓存读取、分割为16组数据后输送至12bit升16bit模块,16组数据升16bit后输送至光纤接口模块,光纤接口模块的光纤口分发到接收卡端;

  其中,每通道传输6.25G的数据,8通道共输送50G的数据。

  进一步的,所述接收及转换前端X'Y'Z'信号模块为FPGA接收信号源,通过数据转换模块将信号转换为RGB信号。

  进一步的,SFP接口与SerDes通讯连接。

  进一步的,通过接收卡适配LED屏信号参数,LED屏显示画面符合DCI认证标准。与现有技术相比,本发明的有益效果是:

  该种新的电影服务器控制显示系统,实现了小间距LED屏播放电影服务器内容,相较于传统的投影播放模式,LED屏自发光的特点,可以完美还原单色12bit的画面,采用的光纤分组传输模式结合DDR的三缓存存储技术,可传输4K 120HZ的信号,进而达到视频播放效果品质较高,并且后期方便维护,避免投射头坏了整个更换,进而省时并且减少成本。

  附图说明

  图1为本发明一种新的电影服务器控制显示系统的原理框图;

  图2为本发明一种新的电影服务器控制显示系统各环节传输速率图;

  图3为本发明一种新的电影服务器控制显示系统DDR时钟电路的电路图;

  图4为本发明一种新的电影服务器控制显示系统SFP接口电路的电路图;

  图5为本发明中FPGA一个BANK引脚的原理图;

  图6为本发明中一个SerDes连接电路的电路图;

  图7为本发明中DCI认证颜色及亮度的标准。

  具体实施方式

  下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

  实施例一,

  如图1-图7所示,本发明实施例中,一种新的电影服务器控制显示系统,包括发送端2和接收端1,发送端2包括接收及转换前端X'Y'Z'信号模块,DDR信号分割处理模块、12bit升16bit模块以及SFP传输模块,接收端1包括SFP接收模块、信号处理模块,接收卡模块以及箱体(LED屏);

  如图5与图6所示,发送端2还包括FPGA、DDR、数据转换模块、及光纤接口模块,FPGA中包括多个BANK,其中,一个BANK中包括多组SerDes,并且每组SerDes包括两个引脚,每个SerDes引脚的传输速率不小于16.3Gb/s;

  其中,FPGA:属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块RAM,布线资源,内嵌专用硬核,底层内嵌功能单元。

  DDR:DDR SDRAM=双倍速率同步动态随机存储器,习惯称为DDR,DDR SDRAM是Double Data Rate SDRAM的缩写,是双倍速率同步动态随机存储器。

  SerDes:是英文SERializer(串行器)或DESerializer(解串器)的简称。

  SFP:英文为:Small Form-factor Pluggable,是将电信号转换为光信号的接口器件。

  接收端1还包括箱体、连接板,箱体包括接收卡与级联模组,连接板包括光纤接口模块以及进行信号数据处理的DDR。

  其中,接收卡为16路接收卡,采用xilinx高速SerDes接口实现信号传输。

  在本实施例中,如图1所述,发送卡通过8通道SerDes接收服务器下发的4K 120Hz视频数据,每通道传输6.25G的数据,8通道一起是50G的数据,FPGA接收到50Gbps的视频数据后用三缓存存储技术存储到DDR4,然后读取分割成16组数据,同时从16个光纤口分发到接收卡端,12bit图像数据的处理,也可以传输屏体逐点校正数据、模组配置参数到对应模组。

  如图2所示,前端50G的数据,DDR通过2400MHz 64bit的参数进行存取,分成16组数据以156MHz 32bit参数发送到接收端1。

  如图3所示,DDR时钟电路,基础时钟100MHz,通过倍频的方式可达到2400MHz。

  发送端2通过8通道SerDes接收服务器下发的4K 120Hz视频数据到FPGA,FPGA接收到50Gbps的视频数据后通过数据转换模块,再输送至DDR4缓存读取、分割为16组数据后输送至12bit升16bit模块,16组数据升16bit后输送至光纤接口模块,光纤接口模块的光纤口分发到接收卡端;

  其中,每通道传输6.25G的数据,8通道共输送50G的数据。

  如图4所示,接收及转换前端X'Y'Z'信号模块为FPGA接收信号源,通过数据转换模块将信号转换为RGB信号,SFP接口与SerDes通讯连接。

  本发明用小间距LED屏幕播放电影服务器上的电影,代替传统的以投影方式播放电影,可以让电影服务器电影播放效果更好,单颜色灰度可以达到12bit,适用于超高清且对播放效果有需求的领域。

  综上所述,该种新的电影服务器控制显示系统,实现了小间距LED屏播放电影服务器内容,相较于传统的投影播放模式,LED屏自发光的特点,可以完美还原单色12bit的画面,采用的光纤分组传输模式结合DDR的三缓存存储技术,可传输4K 120HZ的信号,进而达到视频播放效果品质较高,并且后期方便维护,避免投射头坏了整个更换,进而省时并且减少成本。

  对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。

  此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

《一种新的电影服务器控制显示系统.doc》
将本文的Word文档下载到电脑,方便收藏和打印
推荐度:
点击下载文档

文档为doc格式(或pdf格式)